电子测量技术论文.doc

上传人:jzmxtg 文档编号:79280135 上传时间:2019-05-13 格式:DOC 页数:9 大小:604KB
下载 相关 举报
电子测量技术论文.doc_第1页
第1页 / 共9页
电子测量技术论文.doc_第2页
第2页 / 共9页
电子测量技术论文.doc_第3页
第3页 / 共9页
电子测量技术论文.doc_第4页
第4页 / 共9页
电子测量技术论文.doc_第5页
第5页 / 共9页
亲,该文档总共9页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
密级:
JINGGANGSHAN UNIVERSITY
电子测量课程论文(设计)
题目 基于FPGA的信号发生器
学 院 电子与信息工程学院
专 业 电子信息工程技术
班 级 08电信一班
学 号 80523046
姓 名 张绪景
指导教师 刘宇安
摘 要
本次设计课题为应用VHDL语言及MAX+PLUS II软件提供的原理图输入设计功能,结合电子线路的设计加以完成一个可应用于数字系统开发或实验时做输入脉冲信号或基准脉冲信号用的信号发生器,它具结构紧凑,性能稳定,设计结构灵活,方便进行多功能组合的特点,经济实用,成本低廉。具有产生三种基本波形脉冲信号(正弦波、矩形波和三角波),以及三次(及三次以下)谐波与基波的线性组合脉冲波形输出,且单脉冲输出脉宽及连续脉冲输出频率可调,范围从100HZ到1kHZ,步进为100HZ;幅度可调,从0到5伏,步进为0.1V。
关键词:信号发生器, FPGA,EDA,VHDL语言。
设计方案
总体设计思路
1 设计步骤
此设计将按模块式实现,据任务书要求,设计总共分四大步份完成:(1)产生波形(三种波形:方波、三角波和矩形波)信号;(2)波形组合;(3)频率控制;(4)幅度控制。
2 设计思想
利用VHDL编程,依据基本数字电路模块原理进行整合。系统各部分所需工作时钟信号由输入系统时钟信号经分频得到,系统时钟输入端应满足输入脉冲信号的要求。组合波形信号经显示模块输出。具备幅度和频率可调功能,幅度可通过电位器调整,频率控制模块则是一个简易的计数器,控制步径为100HZ的可调频率,最终送至脉冲发生模块输出脉冲信号,达到设计课题所要求的输出波形频率可调及幅度可调功能。幅度可调功能由于比较简单,可以在FPGA外部利用硬件电路实现。总体设计框图如下图1所示:
1KHZ
图1 总体设计框图
方案论证
方案一
采用DDS(直接数字频率合成器)来设计,设计总体框图如图2所示。在设计界里众所周知,DDS器件采用高速数字电路和高速D/A?转换技术,具有频率转换时间短、频率分辨率高、频率稳定度高、输出信号频率和相位可快速程控切换等优点,所以,我们可以利用DDS具有很好的相位控制和幅度控制功能,另外其数据采样功能也是极具精确和完善的,它可以产生较为精确的任何有规则波形信号,可以实现对信号进行全数字式调制。用FPGA和DDS实现信号调制,既克服了传统的方法实现带来的缺点,若采用它来编程设计,必定会事半功倍,且使设计趋于理想状态。但鉴于DDS的占用RAM空间较大,我们设计是采用FPGA10K10器件,总共只有一万门的逻辑门数量,而整个DDS设计下来,大概最少会占用3-4万门的数量,所以在性价比方面不合理,这样也使得我们的设计会有些不切实际。
频率控制字 信号输出
时钟
图2 DDS与FPGA总体设计图
方案二
采用震荡器频率合成方案。具体方案如下:首先通过频率合成技术产生所需要频率的方波,通过积分电路就可以得到同频率的三角波,再经过滤波器就可以得到正弦波。其优点是工作频率可望做得很高,也可以达到很高的频率分辨率;缺点是使用的滤波器要求通带可变,实现很难,高低频率比不可能做得很高。
方案三
采用VHDL语言来编程,然后下载文件到FPGA来实现。VHDL语言是电子设计领域的主流硬件描述语言,具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大降低了硬件设计任务,提高了设计效率和可靠性,要比模拟电路快得多。该方案是利用FPGA具有的静态可重复编程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改,极大地提高了电子系统设计的灵活性和通用性,而且大大缩短了系统的开发周期。
方案确定
由上述三个方案对比,采用第三种方案:
通过FPGA软件扫描方式将波形数据读出传输给DAC0832产生波形输出。这种方法在软、硬件电路设计上都简单,且与我们的设计思路紧密结合。
由于幅度控制部分在设计需要用到数字电子,这样有要经过D/A转换器再输出,必将占用大量资源,造成不必要的开销。鉴于有设计经验的同学和老师的建议,采用一个电位器代替,虽然精确度不够,但是也弥补了性价比方面的不足。
波形组合如果采用分开式模块实现,也必将导致占用大量的资源,而模块设计复杂度提高,只要采用重复调用一个模块的设计方法,既可以降低资源的占用率,也使得设计更加灵活且有针对性。此信号发生器的特点及功能集成度高,因采取整体模块式设计,在此也考虑到实际应用中,万一FPGA的逻辑门数量不够,特准备了一套备用方案。
备用方案:将波形数据存放在6116RAM中,6116的存储容量大,且可重复使用,虽用单片机在速度方面远不及FPGA,但是这样是在出现上述状况后的最佳补偿方式。
综合测试结果
1.基波的输出波形如图17所示:
(1)方波 (2)正弦波 (3)三角波
图17 基波输出波形图
2.谐波与基波叠加的输出波形
(1)正弦与其三次谐波的叠加,如图18与图19所示:
图18 图19
(2)我们观察到图20D的波形,它也混有二次谐波,但这二次谐波带有一定的相移(图20C)。同样地,当观察到图21B的波形,我们就知道它除了基波以外混有三次谐波(见图21A)。图21D的波形也混有三次谐波,并带有一定相移(图21C)。
(A) (B) (C) (D)
图20 基波与二次谐波叠加
(A) (B) (C) (D)
图21 基波与三次谐波的叠加图
3.综合调试数据
(1)输出波形频率范围测试测试数据如下表1所示 :
单位:HZ
预置频率
输出频率
负载电阻
(欧姆)
正弦波
方波
三角波
100
100.03
100.03
100.03
100
500
500.06
500.06
500.06
100
800
800.5
800.5
800.5
100
1K
1 000.2
1 000.2
1 000.2
100
表1
(2) 输出波形幅度范围测试,在频率为100HZ-1KHZ测得的输出幅度数据范围可以达到0-5V的要求。
总 结
通过此次设计,让我深深的感觉到自己所学知识真是非常的浅薄。面对电子技术日新月异的发展,利用EDA手段进行设计已成为不可阻挡的趋势。相对于传统至底向上的设计方式,自上而下的设计具有其显著的优越性。利用EDA设计软件辅助设计,方便快捷,减少了错误率的产生,缩短了产品的设计及上市周期,既减轻了设计工作量又满足了商业利益的需求。
在设计过程当中,遇到了软件操作不熟练,程序编写不规范等诸多问题,通过对问题的总结分析得出,应用软件的主要功能必须
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业分类 > 电子行业 > 电子行业企业管理

版权所有:www.WDFXW.net 

鲁ICP备09066343号-25